Kako isporučiti na vrijeme u nižim tehnološkim čvorovima? - Tehnologija
Preskoči na sadržaj

Kako isporučiti na vrijeme na nižim tehnološkim čvorovima?

Oglasi

Tijekom godina vidjeli smo širok raspon napretka u uslugama dizajna poluvodiča. Udruga industrije poluvodiča (SIA) objavila je da je globalna industrija poluvodiča zabilježila prodaju od 468,8 milijardi US$ u 2018. – najveći godišnji ukupni iznos za industriju i povećanje od 13,7% u odnosu na prodaju u 2017. godini.

Kako potražnja za uslugama poluvodiča nastavlja rasti, a industrija svjedoči širem rasponu tehnoloških inovacija, jasno možemo vidjeti pomak prema nižim geometrijama (7nm, 12nm, 16nm, itd.). Glavni pokretači ovog trenda su prednosti u smislu snage, površine i raznih drugih značajki koje postaju moguće s nižim geometrijama.

Proliferacija nižih geometrija potaknula je poslovanje u nekoliko područja, posebno u sektorima mobilnosti, komunikacije, interneta stvari, oblaka, umjetne inteligencije za hardverske platforme (ASIC, FPGA, ploče).

Isporuka niskotehnološkog dizajnerskog projekta na vrijeme važna je na današnjem dinamičnom i konkurentnom tržištu. Međutim, postoje mnoge nepoznanice u geometriji dna koje utječu na planiranu isporuku projekta/proizvoda. Imajući na umu elemente u nastavku, moguće je osigurati isporuku na vrijeme na čvorovima niže geometrije.

1. Modeliranje troškova donjeg tehnološkog čvora

Voditelj dizajna čipa osigurava neophodno snažno tehničko vodstvo i ima ukupnu odgovornost za dizajn integriranog kruga.

Za dizajne niže geometrije, inženjeri trebaju definirati aktivnosti od specifikacije do silicija, poredati ih ispravnim redoslijedom, procijeniti potrebne resurse i procijeniti vrijeme potrebno za dovršetak zadataka. U isto vrijeme, moraju se usredotočiti na smanjenje ukupnih troškova sustava uz ispunjavanje specifičnih zahtjeva za uslugom. Sljedeće su radnje koje inženjeri mogu poduzeti za optimizaciju troškova:

koristiti više uzoraka

Koristite odgovarajuće tehnike od dizajna do testiranja (DFT).

Iskoristite proizvodnju maski, međusobno povezivanje i kontrolu procesa

U različitim metodama izgleda, jer smanjenje čvorova više nije isplativo. Za kontinuirano poboljšanje performansi uz kontrolu troškova, neke tvrtke sada gledaju na monolitne 3D IC-ove umjesto konvencionalne planarne implementacije, budući da to može osigurati 30% uštede energije, 40% povećanja performansi i smanjiti troškove za 5-10% bez promjene na novi čvor.

2. Napredna analitika podataka za pametnu proizvodnju čipova

U procesu proizvodnje čipova velika količina podataka nastaje u tvornici. Tijekom godina, količina ovih podataka nastavila je eksponencijalno rasti sa svakom novom dimenzijom tehnološkog čvora. Inženjeri su odigrali ključnu ulogu u stvaranju i analizi podataka za poboljšanje prediktivnog održavanja i prinosa, poboljšanja istraživanja i razvoja, povećanja učinkovitosti proizvoda i još mnogo toga.

Primjena napredne analitike u proizvodnji čipova može pomoći u poboljšanju kvalitete ili performansi pojedinačnih komponenti, smanjiti vrijeme testiranja osiguranja kvalitete, povećati propusnost, povećati dostupnost opreme i smanjiti operativne troškove.

3. Učinkovito upravljanje lancem opskrbe

Budući da se nova tehnologija često izdaje brže od rasporeda istraživanja i razvoja, svi u industriji proizvodnje čipova suočavaju se s problemom upravljanja lancem nabave IC-a. Veliko je pitanje: kako poboljšati učinkovitost i profitabilnost u ovom scenariju.

Odgovor je brže donošenje odluka i učinkovita integracija višestrukih dobavljača, zahtjeva kupaca, distribucijskih centara, skladišta i trgovina kako bi se roba proizvodila s vidljivošću opskrbnog lanca od kraja do kraja i distribuirala u pravim količinama, u pravo vrijeme na pravu lokaciju kako biste smanjili ukupne troškove sustava.

4. Proces za točnu dostavu

Poboljšana isporuka kupcima bitan je dio usluga dizajna poluvodiča. To uključuje postavljanje snimanja narudžbi za rad s narudžbama tijekom izvođenja, optimizaciju računalstva u oblaku, logistiku i prijenos konačnog proizvoda do kupca – držeći ih u tijeku sa svim informacijama koje su im potrebne na svakom koraku. Planiranje cjelokupnog tijeka osigurava da se nijedan kritični projektni rok ne propusti.

Kako bi prevladali kašnjenja, tvrtke za dizajn poluvodiča mogu:

  • Smanjite upotrebu prilagođenih tokova i prebacite se na tokove lokacije i rute za bolje mogućnosti fizičkog puta podataka.
  • Definirajte i zadovoljite brzo vrijeme odgovora na zahtjeve kupaca i zahtjeve za promjenama.
  • Dobijte informacije u stvarnom vremenu od specifikacije do dostupnosti silicija u smislu protoka, lokacije, rezerve i količine projekta poluvodiča.
  • Osigurajte suradničku komunikaciju između timova koji rade na projektu.
  • Usredotočite se na analizu kritičnosti – smanjenje rizika od grešaka u funkcionalnom dizajnu kako bi se izbjegle poslovne prepreke.
  • Steknite iskustvo koristeći razne alate za upravljanje projektom.
  • Usvojite bolje tehnologije (TSMC, GF, UMC, Samsung), bolju metodologiju (niska potrošnja energije i velike brzine), bolje alate (Innovus, Synopsys, ICC2, Primetime, ICV).

Kako je eInfochips pozicioniran da služi tržištu?

Ako želite brže dizajnirati inovativne proizvode, optimizirati troškove istraživanja i razvoja, poboljšati vrijeme izlaska na tržište, povećati operativnu učinkovitost ili maksimizirati povrat ulaganja (ROI), eInfochips (tvrtka Arrow) je pravi partner za dizajn.

eInfochips je surađivao s mnogim vodećim svjetskim tvrtkama kako bi doprinio više od 500 dizajna proizvoda, s više od 40 milijuna implementacija diljem svijeta. eInfochips ima veliku skupinu inženjera specijaliziranih za PES usluge, fokusirajući se na dubinsko istraživanje i razvoj i razvoj novih proizvoda.

Kako bi se proizvodi isporučili na tržište u kratkom vremenu, eInfochips pruža usluge dizajna ASIC, FPGA i SoC na temelju standardnih protokola sučelja. Uključuje:

 

  1. Usluge odobrenja na prednjem dijelu (RTL dizajn, verifikacija) i stražnjem dijelu (fizički dizajn i DFT)
  2. Usluge projektiranja po principu "ključ u ruke" koje pokrivaju RTL u GDSII i dizajn izgleda
  3. Korištenje višekratnih IP-ova i struktura koje pomažu tvrtki u kratkom vremenu razvoja proizvoda i troškovima za brže i sigurnije izlazak na tržište

Izvor članka: http://EzineArticles.com/10107879